DVB-S接收芯片中数字解调的设计与实现

DVB-S接收芯片中数字解调的设计与实现

一、DVB-S接收芯片中数字解调的设计与实现(论文文献综述)

何涛[1](2020)在《地面站卫星通信系统中信号解调技术研究》文中研究说明现阶段在很多偏僻山区、大海、发生地质灾害的地方等恶劣环境之下,通过卫星通信系统进行通信,进一步提升了通信距离。在地面站卫星通信系统中,接收端通过移动方式接收卫星发射的信号。圆形星座、周长较小的APSK信号调制已被大量应用于卫星通信调制技术的发展中[1]。现代生活中,人们对于信息的需求越来越大,依靠卫星通信的模式就会更多,巨大的信息量传输会带来信号的互相干扰,低阶调制技术的应用付出了越来越高的带宽成本。本文围绕APSK解调技术在地面站卫星通信系统中的应用开展研究,主要工作如下:(1)首先从理论上分析了卫星通信信号特性,以及卫星信号解调实现的关键技术的技术特点。(2)研究APSK定时同步技术和载波同步技术算法,通过将几种不同的定时同步算法与载波同步算法进行分析比较,采用加德纳算法对APSK定时进行同步,改进了M&M+FITZ联合频偏估计APSK载波同步算法,提出了一种适用于APSK的解调方法。(3)依据以上分析结果和设计方法,进行卫星通信系统信号解调方案的设计,为了验证设计方案,实施了卫星通信系统信号解调系统的仿真和测试工作,仿真结果表明译码前的误码率优于1e-3,测试结果根据工程指标,证明了该方案解调系统在实际运行中,能够匹配和修改解调过程,对APSK有较好的改善效果。研究表明,本文中设计的卫星通信信号解调系统的仿真和实测结果与理论分析结果基本吻合。

王垚[2](2020)在《高吞吐率LDPC编译码算法和FPGA实现》文中研究指明低密度奇偶校验(Low Density Parity Check,LDPC)码是一类性能逼近香农限的纠错码,也是当今信道编码领域的研究热点之一。由于LDPC码可以并行译码,缩短了译码时延,便于硬件实现,并且在中短码长情况下具有很大优势,因此被诸多已知通信标准采用,包括数字电视卫星广播第二代标准扩展(Digital Video BroadcastingSatellite Second Generation Extension,DVB-S2X)、IEEE802.11ac标准和5G NR(5thGeneration New Radio)等。随着LDPC编码技术的不断发展,对其数据传输能力和可靠性都提出了更加严格的要求,对于无线通信的高速传输技术研究显得十分迫切。基于此,本文做了以下工作:首先,针对现有多数LDPC译码算法存在实现复杂度过高或性能不理想的问题,本文提出了一种基于最小二乘拟合的归一化最小和译码算法,以进一步发展此类复杂度-性能折中问题。仿真分析表明:相比于偏移最小和算法,提出算法在增加少量乘法运算的情况下性能增益为0.3d B;相比于归一化最小和算法,仅增加少量加法运算即可获得额外0.2d B的性能增益。其次,研究面向DVB-S2X标准的多路LDPC编码器以进一步提高其吞吐率。在串行输入LDPC编码器基础上,通过合理资源复用,提出了一种存储器资源共用的多路LDPC编码器结构,并对其进行硬件实现。对综合结果进行分析,结果表明:提出的多路LDPC编码器吞吐率是单路编码器的四倍,达到1.2Gbps,且相较传统的四路独立编码器,在芯片型号为XC7VX690T情况下,RAM(Random Access Memory)资源占用降低17.4%。最后,对于多数LDPC译码器结构吞吐率低导致无法满足高速应用场景需求的问题,本文基于IEEE802.11ac标准的QC-LDPC(Quasi Cyclic-LDPC)码,设计了一种分层并行译码器结构,并在此结构基础上通过资源复用,设计了一种多路QC-LDPC译码器,并对其进行FPGA(Field Programmable Gate Array)实现。通过对译码器进行综合仿真,结果表明最大工作时钟频率为265MHz,本文设计的多路译码器可以达到2.6Gbps吞吐率。

吴博[3](2020)在《多波束突发卫星通信系统中高速接收机关键技术研究》文中进行了进一步梳理为了提高卫星通信的灵活性,增强适应地面业务动态变化的能力,面向多波束卫星的跳波束机制作为一种关键技术已经被定义在第二代数字卫星广播标准扩展版(Digital Video Broadcasting Satellite Second Generation Extensions,DVB-S2X)当中。近年来,高通量卫星的通信容量已经达到数百Gbps,传统串行处理方式受到现场可编程门阵列(Field Programmable Gate Array,FPGA)时钟速率限制难以实现数据高速解调,使得并行降速处理成为必要,但是并行化处理不仅带来复杂度成倍增加问题,而且对同步算法的并行化设计也提出更高要求。因此,本文针对多波束卫星系统下高速调制解调器的实现,重点研究适用于突发系统的高速解调技术。具体内容包括:第一,为了验证跳波束机制的可行性,本文设计并研制了适用于跳波束系统的串行解调器,并对系统级联性能进行测试及分析,进而得出限制大带宽突发通信系统实现的瓶颈技术,作为本文后续研究重点。接着,针对串行接收机通信容量低的缺点本文提出了一种适用于突发系统的高速并行解调架构并对方案的可行性进行分析。针对系统宽带突发的特点,本文提出了一种频域并行帧同步算法并通过公式推导证明方案的可行性;最后,针对现有并行匹配滤波器阶数低的缺点,本文实现了一种16路并行241阶匹配滤波简化结构。仿真结果表明,在高阶APSK调制方式下该结构的误比特率(Bit Error Rate,BER)性能曲线与理论曲线几乎重合,基本无性能损失。第二,为了提高系统频带利用率及数据传输速率采用的高阶调制和低滚降因子成型技术使得现有并行定时恢复环路定时抖动较大。针对上述问题,论文首先引入Gardner算法的S曲线分析其在上述系统中性能恶化的原因,在此基础上基于零定时抖动条件提出了两种增加预滤波的并行定时恢复结构并对比分析两者的计算复杂度。仿真结果表明,在高阶APSK调制方式下,提出的并行定时恢复结构能够有效消除算法自噪声特性引起的定时抖动。其次,为了加快环路收敛速度,论文提出了一种快速收敛定时恢复算法,该算法能够在环路初始阶段精确估计定时偏差并保持跟踪,避免了环路迭代过程造成突发帧数据丢失。第三,提出一种适用于高速突发系统的载波恢复结构。该结构首先利用提出的基于数据辅助的并行频偏估计算法进行粗频偏纠正,然后利用并行判决引导(Decision-Directed,DD)算法进一步跟踪剩余载波偏差。仿真结果表明,提出的并行频偏估计算法能够捕获0.5倍符号速率的载波频偏且具有较低的归一化均方误差。通过对并行DD算法在高阶APSK下仿真可知,并行化的处理方式使得环路频偏捕获范围变小,但是在相同时钟速率下成倍提升了系统的吞吐率。

张颖[4](2019)在《卫星数传VCM/ACM链路的关键技术研究》文中研究指明可变编码调制(Variable Coding and Modulation,VCM)和自适应编码调制(Adaptive Coding and Modulation,ACM)已成为有效提高数据传输能力的关键技术之一,能够支撑卫星有效载荷数据传输系统应对日益增长的任务需求。针对近地卫星过境地面站的数传链路场景,传统数传技术只采用保证最远星地距离可通信的一种固定编码调制模式,在卫星通过地面站的过程中,星地距离会逐步缩短、链路余量也随之增加,这样会导致较大的链路资源浪费。VCM可以根据预测的链路信道变化情况提前设计出合适的编码调制变化流程,匹配卫星过境期间的通信距离变化,减小链路资源浪费,有效提高链路数据吞吐量。ACM实际上是收发两端闭环控制的VCM,在接收端进行实时的链路信噪比估计、通过回传信道将最优的编码调制模式反馈给发送端,能够适应信道的随机变化情况,特别适合应用在降雨环境下的Ka频段通信,可以进一步提高链路数据吞吐量。本文面向VCM/ACM技术在近地轨道卫星有效载荷数据传输系统中的应用,通过分析DVB-S2应用规范中各种模式的误码率性能,结合星地数传链路的信道时变特性,提出可变编码调制的模式设计方法,并且完成了抗雨衰的自适应编码调制系统设计,在保持相同信道带宽和发射功率的条件下,比传统数传技术提高了数传链路一次过站的数据吞吐量;并突破可变编码调制模式的CCSDS-VCM接收端综合解调的关键技术,实现CCSDS-VCM发射端与接收端的部分联合测试。具体完成的研究工作如下:1.开展了CCSDS-VCM发送端系统仿真,完成发送端原理样机的传输系统整体架构及分组模块的FPGA设计与测试验证,实现四种可变编码调制模式的数据的发送,获得准确的星座图和信号频谱。2.面向近地轨道卫星数传系统,以最大化卫星过境时间内的数据吞吐量为目标,分别提出可变编码调制和抗雨衰自适应编码调制模式设计方法。根据链路预算和降雨环境下的雨衰预测,建立准确的数传链路模型,给出模式切换算法,该模式设计方法能够满足链路可用度、可靠性和最大化数据传输吞吐量的应用需求。3.针对接收机输入信号低至-2dB的信噪比条件,提出一种最优相关间隔相关检测联合状态机控制的双阈值峰值检测和PLSC(Physical Layer Signalling Code,PLSC)解码的帧同步方法,增加了接收信号差分数据的相关性,并在解出帧头信息后依据等待时间可快速捕获下一帧头,适用于低信噪比环境和可变的编码调制数传系统。4.研究CCSDS-VCM接收端综合解调的三个同步算法,分别包括位同步、帧同步和载波同步,提出位同步、帧同步和载波同步一体化实现算法,完成接收端各同步系统架构设计、系统仿真及硬件模块设计。本文的研究工作为可变编码调制和自适应编码调制技术在近地卫星数据传输系统中的应用提供了技术上的支持,VCM/ACM技术在X波段和Ka波段都能够进一步提升链路传输数据的吞吐量,尤其ACM技术能够有效应对链路雨衰的影响,可助力宽带Ka频段技术用于近地卫星实现高速数据传输。

穆怀强[5](2019)在《DVB-S2数字解调技术研究与实现》文中进行了进一步梳理第二代数字卫星广播标准DVB-S2(Digital Video Broadcasting-Satellite Second Generation,DVB-S2)是由欧洲电信标准协会2005年提出的,作为第二代数字卫星视频广播通信标准,它不仅具有更强的数据纠错处理性能、更大的无线传输数据容量而且具备更高的应用灵活性,一经发布就在世界上得到了广泛的应用。各国的公司在DVB-S2调制、解调领域已经有较为深入的研究,但是国内的公司起步晚且市场竞争力远不如国外的公司强劲。因此,对DVB-S2系统解调的深入研究对于逐步提高我国在此技术领域的国际竞争力来说是有重要意义的。本研究论文针对实际研究项目建设任务和当前技术发展趋势的基本要求,对DVB-S2数字解调技术进行了以下几个方面的深入研究:1、DVB-S2解调系统总体方案。依据DVB-S2调制系统规范及信道的各种影响因素,提出系统设计要点。2、符号同步技术。在深入研究新型符号同步技术的基础上,提出了新型符号同步技术总体原理实现设计方案,着重给出了插值滤波器模块需要采用的新型立方内插算法,在定时误差估计模块中提出了改进的新型Gardner误差检测算法。3、帧同步技术。针对DVB-S2信号的特点,提出了一种基于帧起始标志SOF(Start of Frame,SOF)和物理层信令编码PLSC(Physical Layer Signalling Code,PLSC)信息的差分相关处理算法,并且为了提高帧算法的稳定性,设计了同步状态机转换机制。4、载波同步技术。针对目前国内在高阶调制模式的相位误差提取算法方面研究不足的现状,对这种高阶调制模式提出一种全新的相位误差提取算法。结果表明新的解决方案在满足载波同步性能需求的同时,有效降低了电路设计复杂度。5、DVB-S2译码技术。为了降低系统对输入端信噪比SNR(Signal Noise Ratio,SNR)的要求,采用简化的对数似然比LLR(Log-Likelihood Ratio,LLR)实现技术来计算高阶调制信号的软输出信息。采用高速信道译码实现技术,解决了数据吞吐量大,译码实现难度大的难题,经过仿真验证译码性能达到设计要求。6、利用硬件平台验证算法可行性。结合前面各章节分析得到的解调算法,给出了DVB-S2解调器的系统硬件架构和性能验证解决方案,对DVB-S2标准需要关注的各项系统性能指标分别进行了系统验证测试,结果表明该解调系统能正确完成DVB-S2信号的解调功能。

刘棒[6](2019)在《64QAM解调数据并行载波恢复技术研究及实现》文中进行了进一步梳理随着无线数字通信技术的发展,卫星通信等领域近年来对信息传输速率的要求从数百Mbps增长到数Gbps甚至在某些领域应用需求达到了数十Gbps。由于硬件芯片性能的限制,仅仅依靠单链串行数据处理方案难以满足上述需求,并行化处理方式是目前及今后几十年内电子学信息处理的主要方案之一,接收系统数字信号并行化处理技术将是高性能通信系统的研究热点之一。在数字解调系统中载波恢复算法是核心技术之一,该技术主要功能是补偿载波频偏,相偏,改善接收解调系统误码性能。本论文从解调系统并行化结构出发,通过对多种常用载波恢复算法的理论分析,完成了相位域下卡尔曼滤波器载波恢复算法方案设计及改进以及与基于数字锁相环结构的性能仿真对比,同时通过硬件验证的方法,验证算法方案可行性和有效性。论文主要工作内容包括:首先,基于对国内外大容量通信和并行解调常规方案等动态的了解,论文开展了数字解调系统并行架构的理论分析,建立了相应的架构模型,完成了基于APRX并行架构的数字解调系统模型的建立,确定了零中频数字解调结构作为本论文的数字解调系统模型。其次,对基于数字锁相环(DPLL)的载波恢复算法进行了理论分析,并根据采用的零中频数字解调结构的特点,选用其中以面向判决反馈为基本思想的鉴频鉴相(PFD)算法作为核心算法。同时又根据实际硬件验证过程中出现的相位随机变化问题,加入DD算法提高算法精度。论文所形成PFD+DD双模式算法可以完成对相位随机变化的补偿,但其仍然存在捕获频偏较小的不足。针对上述双模式算法的不足,论文完成了基于卡尔曼滤波器的载波恢复算法方案设计。论文首先基于串行卡尔曼滤波器载波恢复算法进行了分析,同时通过仿真分析的方法,设计完成了相位域下基于卡尔曼滤波器的串行载波恢复算法方案设计。在此基础上,论文完成了相位域下基于卡尔曼滤波器的并行载波恢复算法方案设计。论文仿真验证了并行相位域下基于卡尔曼滤波器载波恢复算法的可行性,验证了并行相位域下基于卡尔曼滤波器载波恢复算法捕获频偏大,收敛速度快的特点。论文研制了并行相位域下基于卡尔曼滤波器载波恢复硬件模块,搭建了实验验证平台,在外场条件下验证了论文所提方案的可行性和有效性。实验结果表明,本论文提出的并行相位域下基于卡尔曼滤波器载波恢复算法的外场链路误码率可达1E-9等级。

弓耀辉[7](2018)在《DVB-S2信号接收处理技术研究》文中指出目前在世界范围内大多数的卫星数字广播系统采用的广播标准就是DVB-S标准,但是还有一些亟待改进的问题,例如有限码率、传输性能、调制编码方式等。因此,在DVB-S标准的基础上,DVB-S2标准出现了。DVB-S2/ACM作为一种新型高效通信标准,近几年得到迅速发展,它不仅是承载高清电视的标准,而且是卫星宽带互联网接入业务的最佳选择方式。全新的信道编码模式和数据传输格式、高阶调制技术和ACM(adaptive coded modulation,自适应编码与调制技术)技术是DVB-S2标准的特点。这些新技术在国际通信卫星、欧洲新一代通信卫星以及我国新的通信卫星上已逐渐开始得到应用。当今市场上,传统的家用DVB-S2解调器市场均是支持对TS流的图像数据进行解码观看,而对IP数据的提取支持则是动辄数十万元的商用解调器的专利。目前有NEWTEC公司研制DVB-S2解调器等商用解调器设备可以对该信号进行接收,但是造价非常昂贵,不适合广泛推广。随着DVB-S2信号普及率越来越高,其承载IP数据也越来越多,亟需要大量高性价比接收设备。为了能以较低的成本实现对DVB-S2信号内的IP数据提取,提出了本文的研究任务。本文在详细分析DVB-S2标准中使用的关键技术的基础上,阐述了对应每项关键技术的处理方法,主要包括自适应调制信号的解调方法、对DVB-S2中的BCH码和LDPC码的译码方法和DVB-S2信号经过解调解码后数据流的接收处理方法。分别提出了相应的解决方案或仿真模型,并设计实现了接收设备原型机,可以同时处理音视频数据和IP数据,实现了DVB-S2信号的接收。本文原型接收机的成本不超过3万元,只占商用接收机价格的十分之一左右。与市面上的板卡相比,本文接收机在有限提高成本的基础上,可以支持自定义数据处理,实现了DVB-S2信号中IP数据的处理。另外原型接收机各个系统的功能模块是相互独立的,拥有较大调整空间,这使得其可以用作通用解调器的基础方案。尤其是在对类DVB的非标准信号的处理验证方面,相对市面上的各种专用系统,本文提供的验证系统拥有较大优势。

冯志霞[8](2018)在《卫星通信DVB-S/S2信号识别系统设计》文中研究说明数字视频广播(DVB)在卫星通信数字多媒体业务领域应用广泛,其一般采用MPEG-2编码、数字传输和纠错处理等通用技术,然而,当第三方(非合作方)通过卫星天线截获信号时,由于卫星信号种类繁多、接收信号信噪比低、分析出的音视频和网络数据业务质量差等因素,准确识别分析处理卫星DVB-S/S2信号存在较大的困难。因此,本文针对性地设计了一套卫星通信DVB-S/S2信号识别系统,该系统处理的信号规格全、集成度高,能在有效时间内完成对DVB-S/S2信号的搜索确定、自动采集、精确分析和控守处理。本文主要详细设计了系统中的信号处理、音视频处理和IP数据处理等模块。其中,在信号处理模块方面,基于帧同步的符号解译算法,设计了DVB-S/S2信号解调硬件电路结构,实现了DVB-S/S2信号的自动识别、高效解调,在信号解调之后进行了数据的传送流采集、输出和分析;在音视频处理模块方面,基于DVB、MPEG2标准,设计了视频流解码和音频流解码方案,并结合实际采集卫星DVB信号数据,开展了单套节目和多套节目以及加密数据情况下的信号分析;在IP数据处理模块方面,通过对TCP/IP协议和IP over DVB类型业务的链路层标准的分析,设计了IPv6 over DVB数据报的识别处理方案,实现了数据的分类识别、协议分析、多级过滤组报和多媒体协议处理等功能。

陈诚[9](2018)在《宽带通信信号矢量解调模块的硬件设计》文中研究说明随着通信系统向硬件统一化,软件模块化、可重构等方向深入发展,满足多制式解调的宽带通信系统获得了广泛的应用。现代通信系统的硬件大多采用高性能等级的FPGA芯片搭建硬件平台来满足对多制式全数字解调硬件的兼容性和可扩展性,或是应用软件无线电技术(SDR),通过宽带高速采集处理硬件获得基带信号流,再由计算机软件来实现后续的解调通信功能。本文针对某课题具体研制需求,设计了一款双输入通道的宽带信号矢量解调平台,其一是以中频720MHz、带宽400MHz为输入信号的全数字解调平台,其采样率达到2.88GHz;其二是以140MHz、带宽70MHz为输入信号的软件无线电解调平台,其采样率达到560MHz,并且都通过PCI Express总线与上位机进行数据互联。论文的主要内容包括:1.针对宽带矢量解调平台的设计指标,对平台各主要部分的功能需求进行了理论分析,并完成了平台整体架构的方案设计分析。2.对全数字解调平台的设计。根据低中频解调技术,主要分为高精度信号采集单元、矢量中频信号处理控制单元以及高速解调数据传输单元,包括了输入信号调理通道的设计,宽带采样及时钟电路的设计,矢量中频处理的控制参数配置设计,基于ISERDES和OSERDES技术的高速FPGA芯片间数据流收发设计,基于PCI Express总线模块的解调数据传输,以及模块硬件电路设计等。3.软件无线电平台的设计。主要分为输入信号调理通道及抗混叠滤波器的设计,采样及时钟电路设计,数字中频预处理单元的接口电路设计,匹配滤波器设计,板载的数据存储设计,以及基于SFP+光模块的光纤收发设计等。4.论文最后对平台的采集、高速传输接口性能、功能配置及整体性能进行了测试验证,对结果分析表明论文设计的解调模块其信噪比、无杂散动态范围、上传速度等指标和多种制式解调功能达到设计预期,验证了整机硬件设计方案的正确性。并对比分析了两种通信平台各自的特点。

罗加兴[10](2017)在《新一代卫星数字广播中的接收机同步算法研究》文中研究指明由于在第二代卫星数字视频广播标准(Second-generation Digital Video Broadcasting over Satellite,DVB-S2)中使用性能优越的编码方案,接收机必须工作在低信噪比下。从同步算法的角度考虑,主要的挑战是帧同步和载波恢复。对于帧同步,要求在最低信噪比为-2.35dB和载波频偏存在的条件下提供可靠的操作。DVB-S2系统可利用数据帧中的物理层头实现帧同步,物理层头包括帧起始标志和物理层信令编码。本文针对DVB-S2系统要求在存在载波频偏和低信噪比情况下的可靠帧同步问题,提出了一种基于Reed-Muller(RM)码部分译码辅助的差分检测帧同步方案。该方案利用RM码编码比特两两异或为同一信息比特且两比特间的间隔相同的特性,在无频偏和存在频偏两种情况下实现某些单个比特的译码,进一步利用该部分译码的结果消除相关峰值中物理层信令的不确定性,改善帧同步系统的性能。计算机仿真结果表明,所提出的帧同步方案优于现有的方案。进一步,为了在真实的测试环境下,验证DVB-S2系统接收机同步算法的性能,本文基于通用软件无线电外设搭建了DVB-S2系统仿真验证平台,实现了接收机的时钟恢复、帧同步和载波恢复模块的功能。通过软件仿真分析了接收机各模块的性能,并且在真实环境下对DVB-S2系统接收机同步算法的性能进行了测试。测试结果表明,所设计的接收机同步算法很好地消除了时钟偏差、载波频率偏移和相位偏移的影响。

二、DVB-S接收芯片中数字解调的设计与实现(论文开题报告)

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

本文主要提出一款精简64位RISC处理器存储管理单元结构并详细分析其设计过程。在该MMU结构中,TLB采用叁个分离的TLB,TLB采用基于内容查找的相联存储器并行查找,支持粗粒度为64KB和细粒度为4KB两种页面大小,采用多级分层页表结构映射地址空间,并详细论述了四级页表转换过程,TLB结构组织等。该MMU结构将作为该处理器存储系统实现的一个重要组成部分。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

三、DVB-S接收芯片中数字解调的设计与实现(论文提纲范文)

(1)地面站卫星通信系统中信号解调技术研究(论文提纲范文)

摘要
Abstract
第一章 绪论
    1.1 研究背景与意义
        1.1.1 研究背景
        1.1.2 研究意义
    1.2 国内外研究现状与发展
        (1)卫星通信发展情况
        (2)解调主要技术
        (3)APSK的发展与现状
    1.3 主要研究内容
    1.4 论文结构
第二章 卫星通信系统及其信号解调
    2.1 卫星通信系统
    2.2 卫星通信信号
        2.2.1 卫星信号构成
        2.2.2 伪随机噪声码
        2.2.3 多普勒频偏
    2.3 卫星信号解调实现的关键技术
        2.3.1 APSK调制特点
        2.3.2 定时同步技术
        2.3.3 载波同步技术
        2.3.4 软件性能
第三章 卫星通信系统信号解调方案设计
    3.1 APSK定时同步技术
        3.1.1 定时同步结构
        3.1.2 定时同步算法性能指标
        3.1.3 内插技术
        3.1.4 定时同步算法研究与分析
    3.2 APSK载波同步技术
        3.2.1 载波同步理论
        3.2.2 载波频率同步算法研究与分析
    3.3 APSK信号解调方案
        3.3.1 解调器信号源
        3.3.2 定时同步设计
        3.3.3 载波同步设计
        3.3.4 信道均衡
        3.3.5 硬判决算法
        3.3.6 解调系统仿真
第四章 卫星通信系统信号解调系统测试与结果分析
    4.1 测试指标
        1.轨迹图显示
        2.EVM_rms
    4.2 测试结果分析
第五章 总结与展望
    5.1 总结
    5.2 展望
参考文献
致谢

(2)高吞吐率LDPC编译码算法和FPGA实现(论文提纲范文)

摘要
ABSTRACT
符号对照表
缩略语对照表
第一章 绪论
    1.1 LDPC码的研究背景及意义
    1.2 LDPC码的国内外研究现状
        1.2.1 LDPC译码器研究情况
        1.2.2 LDPC码的IP核介绍
    1.3 研究内容及创新成果
        1.3.1 本文的研究内容及章节安排
        1.3.2 本文的创新成果
第二章 LDPC码基本原理
    2.1 线性分组码
        2.1.1 校验矩阵
        2.1.2 生成矩阵
    2.2 LDPC码的表示方式
        2.2.1 校验矩阵表示
        2.2.2 Tanner图表示
        2.2.3 度分布表示
    2.3 准循环LDPC码
    2.4 LDPC码的编码算法
        2.4.1 LDPC标准编码方法
        2.4.2 LU分解编码算法
        2.4.3 Efficient编码方法
        2.4.4 QC-LDPC码的编码算法
    2.5 LDPC码的译码算法
        2.5.1 BP译码算法
        2.5.2 MS译码算法
    2.6 香农信道容量和香农限
        2.6.1 香农信道容量
        2.6.2 AWGN信道下的香农限
    2.7 本章小结
第三章 基于最小二乘拟合的归一化最小和译码算法
    3.1 最小二乘拟合基本原理
    3.2 提出的最小二乘拟合的归一化最小和算法
    3.3 LS-NMS算法的仿真及性能分析
        3.3.1 LS-NMS算法的性能仿真
        3.3.2 码长对误码性能的影响
        3.3.3 码率对误码性能的影响
        3.3.4 迭代次数对误码性能的影响
    3.4 本章小结
第四章 多路LDPC编码器设计与实现
    4.1 DVB-S2X标准中的LDPC码
    4.2 提出的多路LDPC编码器
        4.2.1 四路独立LDPC编码器
        4.2.2 提出的多路编码器简化结构
        4.2.3 编码参数存储模块
        4.2.4 校验比特计算模块
    4.3 提出的编码器性能分析
        4.3.1 编码器的功能测试
        4.3.2 综合结果与吞吐率分析
    4.4 本章小结
第五章 多路QC-LDPC译码器设计与实现
    5.1 常用LDPC译码器结构
    5.2 分层并行QC-LDPC译码器
        5.2.1 分层并行QC-LDPC译码器结构
        5.2.2 译码控制模块
        5.2.3 信道消息存储模块
        5.2.4 校验节点更新模块
        5.2.5 变量节点更新模块
        5.2.6 桶形移位器模块
        5.2.7 译码判决模块
    5.3 译码器性能分析
        5.3.1 分层并行QC-LDPC译码器的仿真测试
        5.3.2 多路QC-LDPC译码器仿真测试与综合分析
    5.4 本章小结
第六章 总结与展望
    6.1 全文工作总结
    6.2 进一步研究展望
参考文献
致谢
作者简介

(3)多波束突发卫星通信系统中高速接收机关键技术研究(论文提纲范文)

摘要
ABSTRACT
符号对照表
缩略语对照表
第一章 绪论
    1.1 研究背景及意义
    1.2 国内外研究现状
        1.2.1 高速数字解调架构
        1.2.2 符号定时恢复技术
        1.2.3 载波恢复技术
    1.3 工作内容及创新成果
    1.4 论文组织架构
第二章 高速并行解调架构研究
    2.1 串行解调器设计及硬件实现
    2.2 串行解调器性能分析
    2.3 基于APRX的高速并行解调架构
    2.4 提出的针对突发系统的高速并行解调架构
        2.4.1 并行路数及FFT点数选择
        2.4.2 提出的频域并行帧同步算法
        2.4.3 频域匹配滤波的实现原理及简化
第三章 高速并行定时恢复算法研究
    3.1 并行定时恢复结构
        3.1.1 定时相偏的频域纠正原理
        3.1.2 定时频偏的纠正原理
        3.1.3 串行和并行定时同步计算复杂度分析
    3.2 定时估计算法研究及并行实现
        3.2.1 O&M算法及其并行实现
        3.2.2 快速收敛定时恢复算法
    3.3 提出的增加频域预滤波的并行定时恢复结构
        3.3.1 提出的并行定时恢复结构
        3.3.2 并行定时恢复结构仿真及性能分析
第四章 高速并行载波恢复算法研究
    4.1 常用载波恢复算法研究
        4.1.1 DD算法
        4.1.2 基于FFT的粗频偏估计算法
        4.1.3 基于FFT的谱线内插算法
    4.2 针对突发系统的并行载波恢复结构设计
        4.2.1 提出的基于数据辅助的并行频偏估计结构
        4.2.2 并行载波相位跟踪结构
    4.3 提出的并行载波恢复算法仿真
        4.3.1 基于数据辅助的并行频偏估计算法仿真
        4.3.2 并行载波相位跟踪结构仿真
第五章 总结与展望
    5.1 全文工作总结
    5.2 进一步研究展望
参考文献
致谢
作者简介

(4)卫星数传VCM/ACM链路的关键技术研究(论文提纲范文)

摘要
abstract
英语缩略词
第1章 绪论
    1.1 研究背景
    1.2 国内外技术发展状况
        1.2.1 VCM和 ACM技术
        1.2.2 DVB-S2 技术标准
        1.2.3 接收机同步技术
    1.3 主要研究内容
    1.4 论文创新工作
    1.5 论文结构安排
第2章 DVB-S2 信号体制
    2.1 传输帧结构组成
    2.2 模式适配和流适配
    2.3 前向纠错编码
        2.3.1 BCH编码
        2.3.2 LDPC编码
        2.3.3 比特交织
    2.4 星座映射
    2.5 物理层帧头结构
    2.6 物理层成帧与加扰
    2.7 成型滤波与正交调制
    2.8 本章小结
第3章 基于DVB-S2 标准的VCM和 ACM模式设计
    3.1 近地卫星数传链路VCM模式设计
        3.1.1 VCM概述
        3.1.2 VCM选用模式优化
        3.1.3 链路预算
        3.1.4 VCM模式设计流程
        3.1.5 VCM模式设计仿真
    3.2 近地卫星Ka频段数传链路抗雨衰ACM模式设计
        3.2.1 ACM概述与设计流程
        3.2.2 近地卫星过境的雨衰预测模型
        3.2.2.1 随地面站到卫星仰角变化的雨衰预测
        3.2.2.2 雨衰概率分布计算
        3.2.2.3 雨衰时间序列合成
        3.2.3 降雨环境的链路预算
        3.2.4 信噪比估计算法与仿真
        3.2.4.1 信噪比估计算法
        3.2.4.2 ACM信道估计仿真
        3.2.5 ACM选用模式的确定与模式切换算法
        3.2.5.1 ACM选用模式的确定
        3.2.5.2 模式切换算法
        3.2.6 ACM时延影响仿真
        3.2.7 ACM模式设计仿真
    3.3 本章小结
第4章 CCSDS-VCM接收机综合解调同步方法
    4.1 引言
    4.2 位同步方法
        4.2.1 位同步系统设计
        4.2.2 内插滤波器的选取
        4.2.3 Gardner定时误差估计算法
        4.2.4 环路滤波器
        4.2.5 NCO控制器
        4.2.6 性能分析
    4.3 帧同步方法
        4.3.1 帧同步系统设计
        4.3.2 可变相关间隔相关检测
        4.3.3 基于双阈值峰值检测
        4.3.4 PLSC解码算法
        4.3.5 性能分析
    4.4 载波同步方法
        4.4.1 基于导频辅助的载波频偏估计算法
        4.4.2 载波频偏估计算法性能分析与方案选定
        4.4.3 载波剩余相位误差跟踪算法
        4.4.4 性能分析
    4.5 CCSDS-VCM接收机同步方案和性能分析
    4.6 本章小结
第5章 CCSDS-VCM整体系统FPGA设计及验证
    5.1 CCSDS-VCM发送端系统FPGA设计
        5.1.1 顶层模块FPGA设计
        5.1.2 基带信号处理各模块FPGA模块设计
    5.2 CCSDS-VCM接收端系统FPGA模块设计
        5.2.1 位同步系统模块设计
        5.2.2 帧同步系统模块设计
        5.2.3 载波同步系统模块设计
        5.2.3.1 载波频偏估计与补偿模块设计
        5.2.3.2 载波相偏估计与补偿模块设计
    5.3 硬件测试
    5.4 本章小结
第6章 总结与展望
    6.1 总结
    6.2 展望
参考文献
致谢
作者简历及攻读学位期间发表的学术论文与研究成果

(5)DVB-S2数字解调技术研究与实现(论文提纲范文)

摘要
abstract
第一章 绪论
    1.1 研究工作的背景与意义
    1.2 国内外研究现状
    1.3 本文的主要贡献与创新
    1.4 本论文的结构安排
第二章 DVB-S2 系统介绍
    2.1 DVB-S2 调制系统规范
    2.2 DVB-S2 信道主要影响因素
    2.3 DVB-S2 解调系统
    2.4 本章小结
第三章 DVB-S2 解调符号同步
    3.1 符号同步实现方案
    3.2 内插滤波器
        3.2.1 内插滤波器原理
        3.2.2 内插滤波器性能分析
        3.2.3 一种改进的立方内插算法
    3.3 定时误差估计
    3.4 环路滤波设计
    3.5 插值控制器设计
    3.6 本章小结
第四章 DVB-S2 解调帧同步
    4.1 DVB-S2 系统帧结构
    4.2 一种联合导频段的差分相关帧同步算法
    4.3 一种基于帧信息的相关峰值搜索算法
    4.4 性能比较
    4.5 帧同步实现
    4.6 本章小结
第五章 DVB-S2 解调载波同步
    5.1 载波同步的概念及实现方案
        5.1.1 载波同步的概念
        5.1.2 载波同步的实现方案
    5.2 载波频偏估计算法
    5.3 载波相位同步算法
        5.3.1 相位同步算法原理
        5.3.2 16APSK相位误差提取算法
        5.3.3 32APSK相位误差提取算法
    5.4 本章小结
第六章 DVB-S2 译码技术
    6.1 简化对数似然比(LLR)实现技术
    6.2 高速信道译码实现技术
    6.3 本章小结
第七章 DVB-S2 信号解调硬件实现
    7.1 硬件平台简介
        7.1.1 设备组成
        7.1.2 PCIE信号处理载板
        7.1.3 高速采样FMC子板
    7.2 FPGA编程实现
        7.2.1 算法处理流程
        7.2.2 FPGA设计流程
    7.3 FPGA程序仿真与及资源分析
    7.4 FPGA功能验证与测试及分析
    7.5 本章小结
第八章 全文总结与展望
    8.1 全文总结
    8.2 后续工作展望
致谢
参考文献

(6)64QAM解调数据并行载波恢复技术研究及实现(论文提纲范文)

摘要
abstract
第一章 绪论
    1.1 研究背景及意义
    1.2 国内外研究现状及发展趋势
        1.2.1 高速数字解调器架构
        1.2.2 载波恢复技术研究国内外动态
    1.3 论文研究目标、内容及结构安排
        1.3.1 研究目标
        1.3.2 论文研究主要内容
        1.3.3 论文结构安排
第二章 串行载波恢复算法理论分析及设计
    2.1 本章概述
    2.2 解调系统的基本结构以及方案选择
    2.3 零中频数字解调系统建模及分析
    2.4 基于数字锁相环串行载波恢复算法理论分析及设计
        2.4.1 常用载波恢复算法分析及对比
        2.4.2 PFD算法理论分析及设计
    2.5 基于卡尔曼滤波器串行载波恢复算法理论分析及设计
        2.5.1 卡尔曼滤波器基本原理研究分析
        2.5.2 基于卡尔曼滤波器载波恢复算法的原理分析及研究
    2.6 本章小结
第三章 高速并行载波恢复算法方案设计与分析
    3.1 本章概述
    3.2 并行PFD+DD算法结构分析与设计
        3.2.1 PFD+DD算法并行结构设计
        3.2.2 双模式转换器模块设计
        3.2.3 环路滤波器及NCO模块设计
    3.3 并行卡尔曼滤波器算法结构分析与设计
        3.3.1 卡尔曼滤波器并行结构设计
        3.3.2 锁定检测机(Lock Detector)结构设计
    3.4 本章小结
第四章 载波恢复算法仿真验证
    4.1 本章概述
    4.2 串行载波恢复算法MATLAB功能仿真
        4.2.1 PFD+DD双模载波恢复串行算法MATLAB功能验证
        4.2.2 卡尔曼滤波器载波恢复算法MATLAB功能验证
    4.3 并行载波恢复算法MATLAB仿真验证与对比
    4.4 本章小节
第五章 并行载波恢复算法实现及测试验证
    5.1 本章概述
    5.2 系统硬件芯片选型及电路设计
        5.2.1 射频部分芯片选型及电路设计
        5.2.2 高精度时钟管理芯片选型及电路设计
        5.2.3 FPGA芯片选型及电路设计
    5.3 载波恢复算法硬件实现及测试
        5.3.1 载波恢复算法硬件实现
        5.3.2 载波恢复算法硬件平台搭建
    5.4 载波恢复算法硬件平台测试
        5.4.1 载波恢复算法及电路板功能测试
        5.4.2 载波恢复算法通信测试
    5.5 本章小结
第六章 总结与展望
    6.1 全文总结
    6.2 展望
致谢
参考文献

(7)DVB-S2信号接收处理技术研究(论文提纲范文)

摘要
ABSTRACT
第一章 绪论
    1.1 研究背景
        1.1.1 DVB-S标准简介
        1.1.2 DVB-S2标准简介
        1.1.3 市场设备情况
    1.2 研究意义
    1.3 论文的主要工作
第二章 DVB-S2关键技术研究
    2.1 自适应调制(ACM)的解调研究
        2.1.1 自适应调制(ACM)基本原理
        2.1.2 ACM在IP单播中的应用
        2.1.3 DVB-S2接收机的帧头检测
        2.1.4 ACM帧同步方法
        2.1.5 频段信号扫描方法
    2.2 DVB-S2 中的LDPC码研究
        2.2.1 LDPC码的编译码方法
        2.2.2 Gallager概率译码基本思路
        2.2.3 用对数似然比表示的BP算法
    2.3 DVB-S2 中的BCH码研究
        2.3.1 BCH码的编译码方法
        2.3.2 伯利坎普(Berlekamp)译码算法
        2.3.3 彼得森(Peterson)译码算法
        2.3.4 欧几里得(Euclidean)译码算法
    2.4 DVB-S2中的数据流技术研究
        2.4.1 TS流研究
        2.4.2 GS流研究
    2.5 本章小结
第三章 DVB-S2信号处理方案及仿真
    3.1 自适应调制(ACM)的解调关键技术实现方案
        3.1.1 符号定时同步
        3.1.2 载波频率同步
        3.1.3 信道均衡
    3.2 DVB-S2 中的LDPC译码仿真
        3.2.1 LDPC的仿真模型
        3.2.2 LDPC的译码性能
    3.3 DVB-S2 中的BCH译码仿真
    3.4 数据流处理方案
        3.4.1 TS流的解析
        3.4.2 GS流的解析
        3.4.3 混合流的解析
    3.5 本章小结
第四章 DVB-S2信号处理系统设计及测试结果分析
    4.1 DVB-S2 解调器FPGA验证测试
        4.1.1 DVB-S2解调器实现架构
        4.1.2 数字AGC
        4.1.3 符号定时同步
        4.1.4 帧同步
        4.1.5 载波频率同步
        4.1.6 载波相位同步
        4.1.7 自适应均衡
        4.1.8 同类设备对比结果
    4.2 BCH和 LDPC译码器验证
        4.2.1 并行译码架构
        4.2.2 校验节点冲突处理策略
        4.2.3 BCH和 LDPC译码器性能仿真
        4.2.4 同类设备对比结果
    4.3 数据流处理软件验证
        4.3.1 TS数据流处理
        4.3.2 GS数据流处理
        4.3.3 IP数据的提取
        4.3.4 同类设备对比结果
    4.4 本章小结
结束与展望
致谢
参考文献
作者在学期间取得的学术成果

(8)卫星通信DVB-S/S2信号识别系统设计(论文提纲范文)

摘要
ABSTRACT
缩略词
第一章 绪论
    1.1 研究背景
    1.2 国内外研究现状
    1.3 研究内容与创新点
    1.4 论文结构安排
第二章 DVB-S/S2卫星通信系统
    2.1 DVB卫星通信系统编码
        2.1.1 DVB-S/S2编码技术
        2.1.2 MPEG-2标准
    2.2 传送流介绍
        2.2.1 传送流首部介绍
        2.2.2 有效负载部分
    2.3 本章小结
第三章 系统总体架构设计
    3.1 系统原理及总体构成
        3.1.1 信号处理模块设计
        3.1.2 音视频处理模块设计
        3.1.3 IP数据处理模块设计
    3.2 系统工作流程
    3.3 DVB-S/S2信号识别系统设计
    3.4 本章小结
第四章 信号处理模块设计
    4.1 信号监测与处理
        4.1.1 参数测量
        4.1.2 信号解调原理及流程
        4.1.3 基于帧同步的符号解译算法的设计
    4.2 数据采集
        4.2.1 传送流采集
        4.2.2 传送流输出
        4.2.3 传送流分析
    4.3 人机交互界面设计
        4.3.1 信号时频监视
        4.3.2 测量识别设计
    4.4 本章小结
第五章 音视频处理模块设计
    5.1 音视频处理模块实现原理
        5.1.1 音视频解码子模块
        5.1.2 播放质量保证子模块
        5.1.3 视频播放子模块
    5.2 实际DVB信号音视频分析
        5.2.1 单套节目信号分析
        5.2.2 多套节目信号分析
        5.2.3 加密数据情况分析
    5.3 人机交互界面设计
    5.4 本章小结
第六章 IP数据处理模块设计
    6.1 IP数据处理模块基本结构
    6.2 多级过滤组报
    6.3 多媒体协议处理
    6.4 人机交互界面设计
    6.5 本章小结
结束语
致谢
参考文献
作者在学期间取得的学术成果

(9)宽带通信信号矢量解调模块的硬件设计(论文提纲范文)

摘要
abstract
第一章 绪论
    1.1 课题研究背景和意义
    1.2 国内外发展现状及发展趋势
    1.3 本文的课题任务与章节安排
第二章 系统方案分析与设计
    2.1 系统需求分析
        2.1.1 全数字解调平台需求分析
        2.1.2 软件无线电解调平台需求分析
    2.2 整体方案设计
        2.2.1 全数字解调平台方案设计
        2.2.2 软件无线电解调的硬件平台方案
    2.3 矢量解调模块系统方案
    2.4 本章小结
第三章 全数字解调平台的硬件设计
    3.1 高精度ADC配置电路设计
        3.1.1 输入中频电路设计
        3.1.2 双时钟电路系统设计
        3.1.3 采样电路及传输电路设计
    3.2 矢量中频信号处理控制单元设计
        3.2.1 采样电路的高速数据接口设计
        3.2.2 数据解调处理芯片间高速接口设计
        3.2.3 FPGA选型及解调模块逻辑资源分配
    3.3 基于PCIEDMA模式的解调输出设计
        3.3.1 PCIExpress协议分析
        3.3.2 PCIExpress接口电路设计
        3.3.3 PCIExpress的DMA传输方式设计
    3.4 其他电路设计
        3.4.1 电源分析及设计
        3.4.2 FPGA快速配置设计
        3.4.3 控制参数配置方法设计
    3.5 本章小结
第四章 软件无线电解调平台的硬件设计
    4.1 模拟中频采集单元设计
        4.1.1 低噪声抗混叠滤波器设计
        4.1.2 采样时钟电路设计
        4.1.3 采样电路及传输电路设计
    4.2 数字中频预处理单元设计
        4.2.1 FPGA逻辑资源分配
        4.2.2 数字信号接收逻辑设计
        4.2.3 时域匹配滤波器设计
        4.2.4 I/Q数据外存储结构设计
    4.3 I/Q数据传输电路设计
        4.3.1 光纤通道协议结构
        4.3.2 SFP+光模块接口设计
        4.3.3 发送与接收逻辑设计
    4.4 本章小结
第五章 硬件测试结果与验证
    5.1 高速采集功能测试
    5.2 高速传输接口性能测试
        5.2.1 全数字解调平台片间接口性能测试
        5.2.2 DDR3存储及符号捕获长度指标测试
        5.2.3 PCIExpress总线接口性能测试
        5.2.4 光纤传输通道性能测试
    5.3 解调功能的控制单元测试
    5.4 多种制式解调结果测试
    5.5 本章小结
第六章 总结与展望
致谢
参考文献
附录

(10)新一代卫星数字广播中的接收机同步算法研究(论文提纲范文)

摘要
ABSTRACT
第1章 绪论
    1.1 研究背景及意义
    1.2 研究现状与分析
        1.2.1 DVB-S2 接收机同步算法
        1.2.2 软件无线电在无线通信算法实现与验证中的应用
    1.3 研究内容与贡献
    1.4 论文结构与安排
第2章 DVB-S2 系统与软件无线电
    2.1 DVB-S2 物理层帧结构
        2.1.1 物理层头
        2.1.2 导频结构
    2.2 信道模型
    2.3 DVB-S2 接收机结构
        2.3.1 时钟恢复
        2.3.2 帧同步
        2.3.3 载波恢复
    2.4 软件无线电概述
    2.5 本章小结
第3章 帧同步方案分析与改进
    3.1 帧同步方案分析
        3.1.1 差分检测帧同步方案
        3.1.2 多重相关峰值检测帧同步方案
        3.1.3 相关特性分析
    3.2 基于RM码部分译码辅助差分检测帧同步
        3.2.1 无频偏情况下的帧同步过程
        3.2.2 有频偏情况下的帧同步过程
        3.2.3 基于部分译码辅助差分检测帧同步算法实现
    3.3 仿真结果与分析
        3.3.1 无频偏情况
        3.3.2 有频偏情况
        3.3.3 复杂度分析
    3.4 本章小结
第4章 DVB-S2 接收机同步算法仿真验证
    4.1 系统架构
        4.1.1 系统总体架构
        4.1.2 硬件平台简介
        4.1.3 发射机与接收机结构
    4.2 系统发射机实现
        4.2.1 星座映射
        4.2.2 物理层成帧
        4.2.3 成型滤波
    4.3 系统接收机实现
        4.3.1 信道滤波
        4.3.2 数字解调
        4.3.3 解扰和解映射
    4.4 仿真分析与系统测试
        4.4.1 仿真分析
        4.4.2 系统测试
    4.5 本章小结
第5章 总结与展望
参考文献
发表论文和参加科研情况说明
致谢

四、DVB-S接收芯片中数字解调的设计与实现(论文参考文献)

  • [1]地面站卫星通信系统中信号解调技术研究[D]. 何涛. 海南大学, 2020(04)
  • [2]高吞吐率LDPC编译码算法和FPGA实现[D]. 王垚. 西安电子科技大学, 2020(05)
  • [3]多波束突发卫星通信系统中高速接收机关键技术研究[D]. 吴博. 西安电子科技大学, 2020(05)
  • [4]卫星数传VCM/ACM链路的关键技术研究[D]. 张颖. 中国科学院大学(中国科学院国家空间科学中心), 2019(07)
  • [5]DVB-S2数字解调技术研究与实现[D]. 穆怀强. 电子科技大学, 2019(04)
  • [6]64QAM解调数据并行载波恢复技术研究及实现[D]. 刘棒. 电子科技大学, 2019(01)
  • [7]DVB-S2信号接收处理技术研究[D]. 弓耀辉. 国防科技大学, 2018(01)
  • [8]卫星通信DVB-S/S2信号识别系统设计[D]. 冯志霞. 国防科技大学, 2018(01)
  • [9]宽带通信信号矢量解调模块的硬件设计[D]. 陈诚. 电子科技大学, 2018(09)
  • [10]新一代卫星数字广播中的接收机同步算法研究[D]. 罗加兴. 天津大学, 2017(07)

标签:;  ;  ;  ;  ;  

DVB-S接收芯片中数字解调的设计与实现
下载Doc文档

猜你喜欢